最近經常被問到emc相關的問題,比如怎麼設計才能避免emc的問題,我想經常關注高速先生的同鞋們有機會肯定也會問到這個問題。首先這是乙個系統性的問題,不是那麼好回答,尤其是對於聚焦在高速訊號這個領域而非emc專長的高速先生們來說,其實也只能回答個大概,實話實說,在emc領域我們也還在不斷的學習中,所以這篇文章也只是基於我們對emc的一些認識,從pcb設計中如何去盡量的避免問題的發生,其中說得不到位的也請大家批評指正,如果您有自己更好的文章,也歡迎投稿給我們的高速先生。
在文章的開篇就說過,emc和si、pi息息相關,很多時候我們會告訴大家,我們沒法進行emc**,但我們會從板級來盡量避免一些emc問題的發生,說白了其實就是盡量保證si及pi的效能(這是我們的專長),從源頭上來避免emc問題。
首先,關於訊號完整性與emc的關係前面小陳有寫過不少的文章闡述了一些道理,今天我們再來簡單的總結下,si關注的過衝、反射及串擾,其實就和emc有直接的關係。訊號由於阻抗匹配不好,會發生各種反射,反射比較大就會有較大的過衝,那麼這個過衝的幅值除了對器件的使用壽命有影響外,還會影響到輻射,因為他是輻射的**,所以在pcb設計上對一些關鍵訊號就需要盡量控制阻抗,做到阻抗匹配,可能的情況下還需要通過一定的外部端接來達到匹配,在拓撲和端接系列裡面已經講過各種端接方法了;此外還需要關注訊號跨分割的問題,訊號跨分割除了阻抗問題外,其實還有就是訊號回流問題,說到訊號回流,很多人就會想到emi的問題,對了,訊號回流路徑變大也是會產生emi問題的;再有就是串擾,串擾就是訊號之間的相互耦合,很多人可能會直接把它和emi等同,避免串擾就需要盡量加大訊號之間的間距,尤其是微帶線,另外還需要考慮雙帶狀線之間的串擾,盡量避免上下層平行走線過長;還有一些諸如板邊走線,沿分割走線等,其實這些都是些老生常談的話題,但知易行難,如果在設計中有一定的si知識並且從si的角度來進行設計,那麼很多emc相關的問題其實是可以避免的。
其次從pi的角度考慮也是避免emc問題的乙個關鍵,把電源設計好,你的產品也可以說就成功了一半。在電源完整性裡面我們會考慮電源平面阻抗,其中就會綜合評估電源的各種電容匹配是否合理,進而從整個頻段來保證電源網路有一條低阻抗的通道,如果某頻段內阻抗超標,在相應頻段就會出現較高的雜訊,此時emi問題就有可能會被激發,所以我們就會採用相應頻段的電容來濾除這些雜訊,前面的文章裡我們的小劉有講到emc與電容,其實講的就是這個,後續我們還有更多pi相關的專題,所以關於emc與pi的話題我們在此就不涉及太多了。
最後就是遮蔽隔離了,因為很多時候晶元本身的輻射就很大,晶元的輻射是沒法從板級上來消除的,除了採購輻射小的晶元或者要求晶元廠商來保證外,很多時候就需要用遮蔽罩來隔離了,如大家經常看到手機上面各大模組都是用乙個乙個的鐵盒子把晶元包起來,這個鐵盒子很多時候不是為了保密需求的(一部分不排除哈),其實很大一部分原因就是遮蔽及隔離emi的,這個就是基於emc的考量。因為我們手機上的晶元很多都是射頻訊號,一方面它很容易干擾其他訊號,另一方面它又很容易被別人干擾,所以這個時候就用乙個個的鐵盒子把他們遮蔽隔離起來,就好像把一些好事份子都單獨關起來,大家各玩各的互不影響,這樣也就相安無事了。
前面泛泛說了一大堆,無非也就是通過源頭來盡量避免輻射及emc問題的發生,因為我們都知道要想徹底解決問題,就需要從問題的根源出發,而不是頭痛醫頭,腳痛醫腳,emc問題也是一樣的,引起emc的問題是複雜的,這就需要我們知道問題的源頭在**,最後對症下藥。
PCB設計中的EMC
電磁相容性是指電子裝置在各種電磁環境中仍能夠協調 有效地進行工作的能力。電磁相容性設計的目的是使電子裝置既能抑制各種外來的干擾,使電子裝置在特定的電磁環境中能夠正常工作,同時又能減少電子裝置本身對其它電子裝置的電磁干擾。1.選擇合理的導線寬度由於瞬變電流在印製線條上所產生的衝擊干擾主要是由印製導線的...
PCB設計時應該注意的EMC林林總總
pcb設計時,emc應該注意很多方面,具體的總結如下 在pcb的emc設計考慮中,首先涉及的便是層的設定 單板的層數由電源 地的層數和訊號層數組成 在產品的emc設計中,除了元器件的選擇和電路設計之外,良好的pcb設計也是乙個非常重要的因素。pcb的emc設計的關鍵,是盡可能減小回流面積,讓回流路徑...
如何避免單點失效(上)
當今網際網路發展的非常快,每當重大 節日 時,一些 宕機幾乎成為一種規律,例如雙十一,過年搶火車票等等。當儲存海量二三維資料的gis web應用發生宕機時,所帶來的後果是十分嚴重的。先解釋下什麼是單點失效。舉個簡單例子就是 就一台伺服器,當這台伺服器掛了,就沒辦法訪問了。而避免單點失效的設計原則,簡...