1.時序邏輯電路由兩個部分組成,為什麼前面介紹了觸發器,就是為了這裡的時序邏輯電路做準備的。時序邏輯電路的兩部分乙個是組合邏輯電路,乙個儲存部分。儲存部分就是觸發器組成的。相應的時序邏輯電路的輸出也就由兩個部分組成,乙個是組合邏輯電路的輸出,另個乙個是儲存部分的輸出。還有一點需要注意的是,時序電路估計比較複雜,不太容易畫出邏輯圖,因此只能抽象地畫出兩個組成部件。
2.儲存器是由多個儲存單元組成的,這裡的儲存單元就是觸發器。
3.假設某乙個時序邏輯電路有n個外輸入,m個外輸出,k個儲存單元,那麼某個 i 外輸出為
從這個等式可以看出一些思想:為什麼說數位電路的設計和系統是屬於計算機程式設計底層的知識?程式設計時,工作人員只需要編好相應的程式,邏輯功能,具體怎樣實施,怎樣簡潔地實施,這都和程式設計人員無關。邏輯功能抽象到底,就是多元的函式等式,有眾多的自變數,因變數。在這裡,我可不可以發散的想一下,為什麼說演算法挺重要,估計演算法就是直接將邏輯功能的這種函式等式表達出來,而入門級別的程式設計師幹的活只是乙個頻繁地呼叫別用設計好的東西,沒什麼技術含量,只要知道有什麼,自己需要什麼,最後直接呼叫即可。但是,現在作為乙個學習數位電路的人來說,可能到最後,自己依舊無法設計出符合要求的數位電路,但是你能清楚這其中的運作機制,那有助於對上層運作的了解。拋開上面的題外話,每乙個輸出都是所有輸入的函式,計算機還是乙個數學為核心的學科。這裡還有一點,為什麼要有那麼多的輸出,我可以理解為每乙個輸出代表著乙個邏輯功能,同乙個電路中,越多的輸出可以減少電路的成本,也可以展現更多的邏輯功能。
4.仔細地看下面的這張時序邏輯電路的抽象圖,我除了想說觸發器在時序邏輯電路中起到了儲存作用外,還將觸發器反饋的特點清晰地表現了出來。時序邏輯電路的兩個組成部件聯絡很緊密,組合邏輯電路給儲存器提供了內輸入,儲存器又反饋給時序邏輯電路整個外輸入。
5.在時序邏輯電路中,有這麼幾個概念,外輸入,內輸入,外輸出,內輸出。這幾個概念不弄清楚,對於時序邏輯電路的理解就不會深刻。儲存器是由內輸出得到的內輸入訊號,內輸入訊號要反饋到時序邏輯電路中,作為整個電路的部分激勵訊號來看待。內輸入和內輸出的命名都是針對時序邏輯電路而言的,這種命名對儲存器不利。
我們回過頭來再看當時的方程
,這個方程是即可輸出方程,意味著所有的外輸入和內輸入一確定,那麼時序邏輯電路的輸出就確定了,內輸入和外輸入兩者間是分開來看的,,從某種程度上來說,內輸入是由外輸入決定的,內輸入本質上是反饋。
為什麼時序邏輯電路的外輸出是即刻輸出方程,這裡面是否和時序邏輯電路的邏輯功能有關係?
6.現在仔細研究儲存器,在整個時序邏輯電路中,組合邏輯電路較為死板,研究的意義不大,但是訊號在儲存器裡面的迴路就比較值得研究了。相較於外輸出的即刻輸出方程,儲存器的方程稱之為激勵方程或驅動方程。觸發器由k個儲存單元組成,那麼就存在k個驅動方程,
數位電路與系統 數制與編碼2
1.原碼沒有特殊性,是計算機對符號數的一種編碼方式。以計算機字長為限制條件,首位為符號位,剩餘位為真值的絕對值。但是反碼,補碼完全是為了負數所構建的新的編碼方式,減少計算機的電路設計。之所以以一種變扭的規則將正數也囊括在內,我估計完全是為了定義的全面性,即反碼,補碼的概念覆蓋所有的數,只是對正負有不...
數位電路簡介
數位電路業務是一種直接在電信傳輸網上進行數碼訊號傳送的業務,是基於準同步數字傳輸網路 pdh 同步數字傳輸網路 sdh 等先進光纖數字傳輸技術組建的寬頻核心傳送網路,利用各種新的傳輸技術進行高速數碼訊號傳送的業務。該業務可向使用者提供2mbit s 2.5gbit s各種傳輸速率的全透明電路,為客戶...
數位電路學習
今天開始複習一下數位電路,所使用的教材是 數位電路基礎 閻石,第5版 今天覆習內容有 第一章 數制和碼制 1 幾種常見的數制及其相互轉換 2 二進位制的算術運算 1.反碼,補碼 注 正數的反碼和補碼與原碼一致。負數的補碼等於反碼 1。減去乙個數等於加上這個數的補碼。計算機中的數用補碼表示,因此如果 ...