抗干擾設計的基本原則是:抑制干擾源,切斷干擾傳播路徑,提高敏感器件的抗干擾性能。
抑制干擾源
盡可能減小干擾源的du/dt、di/dt。這是抗干擾設計中最優 先考慮和最重要 的原則。 減小du/dt主要通過在干擾源兩端併聯電容來實現。減小di/dt則是在干擾源迴路串聯電感或電阻以及增加續流二極體來實現。
1)繼電器線圈併聯續流二極體。
2)在繼電器接點兩端並接rc串聯電路,減小電火花影響。
3)給電機加濾波電路,注意電容、電感引線要盡量短。
4)每個ic並接0.01~0.1μf高頻電容,減小對電源的影響。
5)佈線時避免90度折線,減少高頻雜訊發射。
2 切斷干擾傳播路徑
干擾傳播路徑可分為傳導干擾和輻射干擾兩類。增加濾波器的方法切斷高頻干擾 雜訊的傳播,有時也可加隔離光耦來解決。增加干擾源與敏感器件的距離,用地線把它們隔離和在敏感器件上加蔽罩。
1)電源做得好,整個電路的抗干擾就解決了一大半。可以利用磁珠和電容組成π形濾波電路。
2)i/o口去控制電機等雜訊器件,在i/o口與雜訊源之間應加隔離(增加π 形濾波電路)。
3)注意晶振佈線。晶振與微控制器引腳盡量靠近,用地線把時鐘區隔離起來,晶振外殼接地 並固定。
4)電路板合理分割槽,如強、弱訊號,數字、模擬訊號。盡可能把干擾源 (如電機,繼電器)與敏感元件(如微控制器、oa等)遠離。
5)電路板合理分割槽,如強、弱訊號,數字、模擬訊號。盡可能把干擾源 (如電機,繼電 器)與敏感元件(如微控制器、oa等)遠離。
6)在i/o口,電源線,電路板連線線等關鍵地方使用抗干擾元件 如磁珠、磁環、電 源濾波器,遮蔽罩,可顯著提高電路的抗干擾性能。
7)大功率器件要單獨接地,以減小相互干擾。 放在電路板邊緣。
3 提高敏感器件的抗干擾性能,敏感器件儘量減少對干擾雜訊的拾取。
1)佈線時儘量減少迴路環的面積,以降低感應雜訊。
2)佈線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合雜訊。
3)佈線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合雜訊。
4)微控制器使用電源監控及看門狗電路。
5)在滿足速度的前提下,盡量降低時鐘和選用低速數位電路。
6)ic器件盡量直接焊在電路板上,少用ic座。
7)時鐘線垂直於i/o線比平行i/o線干擾小,時鐘元件引腳遠離i/o電纜。
本文由獵板網整理提供
PCB 設計原則及電路抗干擾措施
pcb設計原則及電路抗干擾措施 概述 印製電路板 pcb 是電子產品中電路元件和器件的支撐件,它提供電路元件和器件之間的電氣連線。隨著電子技術的飛速發展,pcb 的密度越來越高。pcb 設計的好壞對抗干擾能力影響很大。因此,在進 行 pcb 設計,必須遵守 pcb 設計的一般原則,並應符合抗干擾設計...
PCB抗干擾措施
印製電路板的抗干擾設計與具體電路有著密切的關係,這裡僅就pcb抗干擾設計的幾項常用措施做一些說明。1.電源線設計 根據印製線路板電流的大小,盡量加租電源線寬度,減少環路電阻。同時 使電源線 地線的走向和資料傳遞的方向一致,這樣有助於增強抗雜訊能力。2.地線設計 地線設計的原則是 1 數字地與模擬地分...
PCB抗干擾設計
一 電源線的設計 1 選擇合適的電源 2 盡量加寬電源線 3 保證電源線 地線走向和與資料傳輸方向一致 4 使用干擾元器件 磁珠 電源濾波器 5 電源入口新增去耦電容 二 地線的設計 1 模擬地和數字地分開 2 低頻盡量採用單點接地,高頻多點接地 3 盡量加寬地線,寬度在2 3公釐 4 將敏感電路連...