PCB設計後期檢查的幾大要素

2021-07-01 23:41:15 字數 1774 閱讀 1789

當一塊pcb板完成了布局佈線,又檢查連通性和間距都沒有報錯的情況下,一塊pcb是不是就完成了呢?答案當然是否定。很多初學者也包括一些有經驗 的工程師,由於時間緊或者不耐煩亦或者過於自信,往往草草了事,忽略了後期檢查。結果出現了一些很基本的bug,比如線寬不夠,元件標號絲印壓在過孔上, 插座靠得太近,訊號出現環路等等。從而導致電氣問題或者工藝問題,嚴重的要重新打板,造成浪費。所以,當一塊pcb完成了布局佈線之後,很重要的乙個步驟 就是後期檢查。

pcb的檢查有很多個細節的要素,本人列舉了一些自認為最基本的並且最容易出錯的要素,作為後期檢查。

1、元件封裝

(1)焊盤間距。如果是新的器件,要自己畫元件封裝,保證間距合適,焊盤間距直接影響到元件的焊接。

(2)過孔大小(如果有)。對於外掛程式式器件,過孔大小應該保留足夠的餘量,一般保留不小於0.2mm比較合適。

(3)輪廓絲印。器件的輪廓絲印最好比實際大小要大一點,保證器件可以順利安裝。

2、布局

(1)ic不宜靠近板邊。

(2)同一模組電路的器件應靠近擺放。比如去耦電容應該靠近ic的電源腳,組成同乙個功能電路的器件優先擺放在乙個區域,層次分明,保證功能的實現。

(3)根據實際安裝安排插座的位置。插座都是引線到其他模組的,根據實際結構,為了安裝方便,一般採用就近原則,安排插座的位置,而且一般靠近板邊。

(4)注意插座方向。插座都是有方向的,方向反了,線材就要重新定做。對於平插的插座,插口方向應該朝向板外。

(5)keep out區域不能有器件。

(6)干擾源要遠離敏感電路。高速訊號、高速時鐘或者大電流開關訊號都屬於干擾源,應該遠離敏感電路,比如復位電路,模擬電路。可以用鋪地來隔開它們。

3、佈線

(1)線寬大小。線寬要結合工藝、載流量來選擇,最小線寬不能小於pcb廠家的最小線寬。同時保證承載電流能力,一般以1mm/a來選取合適線寬。

(2)差分訊號線。對於usb、乙太網等差分線,注意走線要等長、平行、同平面,間距由阻抗決定。

(3)高速線注意回流路徑。高速線容易產生電磁輻射,如果走線路徑與回流路徑形成面積過大,就會形成乙個單匝線圈向外輻射電磁干擾,如圖1。所以走線的時候要注意旁邊有回流路徑,多層板設定有電源層和地平面可以有效解決這個問題。

(4)注意模擬訊號線。模擬訊號線應該與數碼訊號隔開,走線盡量避免從干擾源(如時鐘、dc-dc電源)旁邊走過,而且走線越短越好。

pcb設計後期檢查的幾大要素

圖14、emc和訊號完整性

(1)端接電阻。高速線或者頻率較高並且走線較長的數字訊號線最好在末端串入乙個匹配電阻。

(2)輸入訊號線並接小電容。從介面輸入的訊號線,最好在靠近介面的地方並接皮法級小電容。電容大小根據訊號的強度以及頻率決定,不能太大,否則影響訊號完整性。對於低速的輸入訊號,比如按鍵輸入,可以選用330pf的小電容,如圖2。

(3)驅動能力。比如驅動電流較大的開關訊號可以加三極體驅動;對於扇出數較大的匯流排可以加緩衝器(如74ls224)驅動。

rf社群-pcb

圖25、絲印

(1)板名、時間、pn碼。

(2)標註。對一些介面(如排陣)的管腳或者關鍵訊號進行標註。

(3)元件標號。元件標號要擺放至合適的位置,密集的元件標號可以分組擺放。注意不要擺放在過孔的位置。

6、其他

(1)mark點。對於需要機器焊接的pcb,需要加入兩到三個的mark點。

PCB的DRC檢查,拼版設計及資料輸出

drc的檢測和絲印的調整 在td下選擇要檢測的規則,r執行。出現以上問題,進行重新敷銅。操作 選中表皮大的銅皮,m 往上移動200mil,在t下g下選中。再把原移動過的銅皮再移到原有位置上。再對已選中的銅皮 右擊,鋪銅操作 重鋪選中的銅皮。dpc檢測資料輸出解決 td,進行勾選建立報告。出現錯誤可以...

pcb過孔漏銅 PCB設計 使您的PCB盡可能小

當涉及到新的硬體產品很多時候,較小的更好。對於可穿戴技術產品和物聯網 iot 產品尤其如此。較小的硬體產品的關鍵之一當然是較小的印刷電路板 pcb 如果小尺寸對於您的產品至關重要,那麼減小pcb尺寸的技術就是使用盲孔和掩埋過孔。它們的使用可以使pcb上的元件封裝得更緊密。通孔是連線各個板層之間的走線...

PCB 布局降低雜訊的檢查要項

1 抑制雜訊源 在符合設計規格的前提下,使用最低頻率的時鐘以及最和緩的上公升時間。如果時鐘電路在電路板外,則將相關之時序電路 如mcu 靠近聯結器,否 則,就放在母板中間。將 器平放於pcb並接地。盡可縮小時序訊號的迴圈區域。將數字i o驅動器 digital i o driver 放置於pcb外緣...