rs鎖存器是一兩輸入、兩輸出的電路,其電路如下圖a,其有兩個互相交叉反饋相連的兩個與非門構成,其兩個輸出為兩個相反的輸出(或稱為互補輸出),圖b給出了其邏輯符號。
圖中/rd,/sd為rs鎖存器的兩個輸入端,q和/q為兩個互補的輸出,從圖上不難看出,當/rd、/sd為高 電平時輸出狀態不發生變化,而僅當其乙個輸入為低電平時,輸出才發生變化,故/rd、/sd為低電平有效。
下面我們來看一下rs鎖存器的工作過程,我們可分四種情況加以討論:
1. /rd=0,/sd=0
從電路上可以看出,當/rd=0,/sd=0時,q=/q=1,而鎖存的q、/q是兩個互補的輸出,而現在兩個輸出相等,這是不允許的,故這種情況對於鎖存器來講是不允許的,故通常稱其為不允許的狀態;
2./rd=0,/sd=1
由於/sd=1,故q的狀態取決於/q的狀態,而由於/rd=0,/q=1,故q=0,所以說當/rd=0,/sd=1時觸發器被置0,故稱為置0狀態;
3./rd=1,/sd=0
這跟上一種情況正好相反,其q=1,/q=0,即觸發器被置1,故稱為置數狀態;
4./rd=1,/sd=1
由於rs的輸入為低電平有效,而現在兩個輸入皆為高電平,故其輸出狀態保持不變,稱為保持狀態。
上面的rs鎖存器是乙個由與非構成的,用或非門同樣也可以構成rs鎖存器,同樣實現rs鎖存器的功能。
SR鎖存器 個人整理
sr鎖存器 set reset latch 是靜態儲存單元當中最基本,也是電路結構最簡單的一種,通常由兩個或非門或者與非門組成。其中s表示set,r表示reset。則s d稱為置位端或置1輸入端,r d稱為復位端或置0輸入端。1.電路結構圖 a.用或非門組成的鎖存器 b.用與非門組成的鎖存器 2.狀...
sr鎖存器 數電 C06 SR鎖存器的認識
在認識鎖存器之前,先有必要認識一下或門的真值表,但是其輸入需要從輸出端引出作為或門的乙個輸入。則它的真值表為 當輸入引腳為 2 時,假設 input 埠為真值表中的a,b為output的反饋訊號,則在初始狀態下,整個電路處於狀態1,輸出為0 當input輸入乙個高電平時,整個電路進入狀態2,此時輸出...
數字電子技術基礎(十) SR鎖存器
sr鎖存器是 set reset latch 是靜態儲存單元中最基本 也是電路結構最簡單的一種,通常由兩個或非門或者與非門組成。在單獨的閘電路中,所有輸出均隨著輸入發生變化,不起資料鎖存的作用,但是當兩個或非門組合成以下電路時,就有鎖存的作用了。可以看到,sr鎖存器有兩個輸入端,乙個sd 稱為置位端...