sr鎖存器(set-reset latch)是靜態儲存單元當中最基本,也是電路結構最簡單的一種,通常由兩個或非門或者與非門組成。其中s表示set,r表示reset。則s_d稱為置位端或置1輸入端,r_d稱為復位端或置0輸入端。
1.電路結構圖:
a.用或非門組成的鎖存器:
b.用與非門組成的鎖存器:
2.狀態方式:
對照上邊電路結構圖,根據正邏輯約定(高電平表示邏輯1狀態;低電平表示邏輯0狀態),可得到以下狀態圖(下面以用或非門組成的鎖存器為例):
特別注意:
在正常工作時輸入訊號應該遵守
這個約束條件。這是因為當s_d= r_d = 1; q=q』=0,既不是1狀態也不是0狀態,而且當s_d和r_d同時回到0以後無法斷定鎖存器是回到1狀態還是0狀態。
同理可得,由與非門組成的鎖存器也必須滿足:
3.真值表(也叫特性表)
特別說明:
q 初態(鎖存器原來的狀態)
q*次態(鎖存器新的狀態)
a.用或非門組成的sr鎖存器的特性表:
b.用與非門組成的sr鎖存器的特性表:
以上的特性表最後兩行均不滿足遵守條件,狀態不定。
為何特徵表q中會有兩個值?
上邊說到,q表示鎖存器原來的狀態,也叫初態;q*表示鎖存器新的狀態,也叫次態。則可以理解為特徵表中的q表示上一狀態q的值,q*則理解為下一狀態q的值。
舉個例子:
以上圖藍色那一列為例,將q = 1的值作為初態,當
q的值發生變化,而此時產生的新的q的值被稱為次態。
或非門sr鎖存器 sr鎖存器的工作原理
rs鎖存器是一兩輸入 兩輸出的電路,其電路如下圖a,其有兩個互相交叉反饋相連的兩個與非門構成,其兩個輸出為兩個相反的輸出 或稱為互補輸出 圖b給出了其邏輯符號。圖中 rd,sd為rs鎖存器的兩個輸入端,q和 q為兩個互補的輸出,從圖上不難看出,當 rd sd為高 電平時輸出狀態不發生變化,而僅當其乙...
sr鎖存器 數電 C06 SR鎖存器的認識
在認識鎖存器之前,先有必要認識一下或門的真值表,但是其輸入需要從輸出端引出作為或門的乙個輸入。則它的真值表為 當輸入引腳為 2 時,假設 input 埠為真值表中的a,b為output的反饋訊號,則在初始狀態下,整個電路處於狀態1,輸出為0 當input輸入乙個高電平時,整個電路進入狀態2,此時輸出...
數字電子技術基礎(十) SR鎖存器
sr鎖存器是 set reset latch 是靜態儲存單元中最基本 也是電路結構最簡單的一種,通常由兩個或非門或者與非門組成。在單獨的閘電路中,所有輸出均隨著輸入發生變化,不起資料鎖存的作用,但是當兩個或非門組合成以下電路時,就有鎖存的作用了。可以看到,sr鎖存器有兩個輸入端,乙個sd 稱為置位端...