usb是一種快速、雙向、同步傳輸、廉價、方便使用的可熱拔插的序列介面。由於資料傳輸快,介面方便,支援熱插拔等優點使usb裝置得到廣泛應用。
繪製滿足usb2.0資料傳輸要求的pcb對產品的效能及可靠性有著極為重要的作用。
普通usb裝置差分線訊號線寬及線間距與整板訊號線寬及線間距一致即可。然而當usb裝置工作速度是480 mbits/s,只做到以上幾點是不夠的,我們還需對差分訊號進行阻抗控制,控制差分訊號線的阻抗對高速數碼訊號的完整性是非常重要的,因為差分阻抗影響差分訊號的眼圖、訊號頻寬、訊號抖動和訊號線上的干擾電壓。
差分線阻抗一般控制在90(±10%)歐姆(具體值參照晶元手冊指導),差分線阻抗與線寬w1、w2、t1成反比,與介電常數er1成反比,與線間距s1成正比,與參考層的距離h1正比,如下圖是差分線的截面圖。
下圖為四層板的參考疊層,其中中間兩層為參考層,參考層通常為gnd或power,並且差分線所對應的參考層必須完整,不能被分割,否則會導致差分線阻抗不連續。
若是以圖 2疊層設計四層板,通常設計時差分線採用4.5mil的線寬及5.5mil的線間距既可以滿足差分阻抗90ω。
然而4.5mil線寬及5.5mil線間距只是我們理論設計值,最終電路板廠依據要求的阻抗值並結合生產的實際情況和板材會對線寬線間距及到參考層的距離做適當的調整。
以上所描述的佈線規則是基於usb2.0裝置,在usb佈線過程中把握差分線路最短、緊耦合、等長、阻抗一致且注意好usb電源線的載流能力,掌握好以上原則usb裝置執行基本沒問題。
差分訊號線設計規則
在進行高速電路設計時,經常會遇到差分對的走線設計,這主要源於差分走線的如下優勢 1 抗干擾能力強,接收端只關心兩訊號差值,外界的共模雜訊可完全抵消 對內干擾 2 有效抑制emi,由於兩訊號線極性相反,通過耦合,對外界的輻射干擾可相互抵消 對外干擾 3 時序定位準確,等等。當然,很多人對差分走線也存在...
can差分線阻抗 為什麼要進行阻抗匹配?
電子行業的工程師經常會遇到阻抗匹配問題。什麼是阻抗匹配,為什麼要進行阻抗匹配?本文帶您一 竟!一 什麼是阻抗 在電學中,常把對電路中電流所起的阻礙作用叫做阻抗。阻抗單位為歐姆,常用z表示,是乙個複數z r i l 1 c 具體說來阻抗可分為兩個部分,電阻 實部 和電抗 虛部 其中電抗又包括容抗和感抗...
差分線阻抗匹配
題主這樣想,你單獨對每根傳輸線併聯乙個 這裡假設 50 的特徵阻抗到地,就像這樣 就比較明顯了,因為 所以事實上沒有電流通過地到這兩個 也就是說可以把它們合併成乙個整體 如紅色部分 其大小為 這就是題主所看到100 的原因。說細一點,這個差分阻抗確實是100 嗎?實際上,如果這兩個傳輸線之間隔得太近...