pcb
走線
1、兩條傳輸線間距滿足
3w原則可克服傳輸線之間的干擾。 2
、避免90
°彎曲線,用
135°的斜線代替
90°彎線。 3
、電源線和地線滿足
20h原則,即地線要長於電源線
20h,這裡
h為訊號導線距參考地平面的高度。 4
、高速時鐘線由地線護送,可減少串擾。 5
、對於蛇形線,平行部分的最小間距至少為3h至
4h,這將使平行部分之間的耦合為最小。而且平行部分的長度盡可能的最小,這將有助於減小耦合的幅度。
pcb
疊層設計
pcb疊層設計對訊號完整性有重要的影響,不同的疊層方式決定那些訊號是微帶線,哪些訊號是帶狀線。微帶線和帶狀線、疊層的介質寬度、訊號的參考平面也會影響傳輸線的特徵阻抗以及傳輸線與平面層的耦合程度,會影響訊號的抗串擾能力。
pcb疊層方式首先要遵循對稱規則,即要以中間層為對稱軸來對稱的安排上下的層面和各個層之間的距離,如果上下不對稱會導致生產的單板平整度不高,出現彎曲現象。 1
、對於只有乙個參考平面的訊號層,走線要少。 2
、對於在一對平面層之間只有乙個訊號層的情況,電源層和地層之間的距離要小,這樣耦合才會好。此外訊號層與地層之間的距離也可以小一些。 3
、對於在一對平面層之間有兩個訊號層的情況,訊號層與地平面層的距離要小,訊號層之間距離要大,否則兩層之間的串繞就會比較大。而且兩個訊號層的走線要盡量垂直,減少串擾。 4
、無論什麼情況下,訊號盡量參考到地平面上,不要參考到電源平面上,因為地平面的回流效果要比電源平面的好。 5
、電源層的分割要盡量完整,要根據單板的電源情況,進行不同的分割。 6
、對於重要的訊號或高速訊號,給出單獨的分割地,並且要保證參考地的完整。
PCB設計與訊號完整性
之前在設計板卡時,只是聽過相關的概念,但是未真正去研究關於si相關的知識。將之前看過的一些資料整理如下 1 訊號完整性分析 與si有關的因素 反射,串擾,輻射。反射是由於傳輸路徑上的阻抗不匹配導致 串擾是由於線間距導致 輻射則與高速器件本身以及pcb設計有關。傳輸線判斷 傳輸線的判斷可以參考之前的部...
訊號完整性概述
1.什麼是訊號完整性問題 2.訊號完整性問題的根源 3.設計方法流程 4.si設計的難點 5.si設計誤區 6.關於經驗法則 3w原則 線中心距不少於3倍線寬,減少訊號間串擾 20h原則 電源層相對於地層內縮20h,抑制邊緣輻射效應 五五規則 時鐘頻率到5mhz,則pcb板須採用多層板 訊號時鐘走內...
訊號完整性 緒論
電路中危害是功率,常常說直流安全電壓是36v,交流時26v,不太正確。對物體造成危害的是功率,功率才會危害人 物體 高速電路設計中,考慮的是不是頻率,是上公升時間,由於有寄生電容和寄生電感,導致電路的波形經過導線傳輸後,波形的上公升時間發生改變 訊號在電路板的傳播速度不是光速 考慮介質的導電係數 微...