1、電容看成乙個阻抗不連續點(所以要求盡量跟傳輸線匹配),如果靠近接收端
放,相同的反射係數下,訊號經過通道衰減之後再反射會比一開始就反射的
能量小。所以大多數的序列鏈路都要求靠接收端放,使用ads **也可以發
現放在接收端眼圖質量要好。另外,在訊號傳輸過程中,也可能串擾進去一
些直流分量,導致接收出問題,所以對於高速差分訊號(要求交流)一般加
入耦合電容。耦合電容容值標準上有要求,太大太小都不好。
2、在sata 訊號傳輸的過程中會有衰減,傳的距離越長衰減會越厲害,所以會給他
乙個載波(也就是直流分量),在進入ic 或者sata device 後再用串電容的方法
把直流分量濾掉,這樣做會有比較好的訊號質量,也就是隔直作用。
3、pcie 放在傳送端是協議規定的, 記得放在近端tx 是給detector 做充電檢
測device 用的。
4、有人又問了,可是為什麼pcie 是要求放傳送端啊?其實仔細看pcie 規範是
說如果是兩塊板連線時,要發在傳送的那塊板上。如果傳送接收在同一塊板上,
那麼就隨意吧
最後,總結一下ac 耦合電容擺放注意事項:
1,按照design guideline 要求放置
2,沒有guideline,如果是ic 到ic,請靠近接收端放置
3,如果是ic 到聯結器,請靠近聯結器放置
4,盡可能選擇小的封裝尺寸,減小阻抗不連續
關於AC耦合電容的選取
最近看到乙個時鐘匹配電路,上面推薦用的ac耦合電容是1uf,時鐘頻率是100mhz,按照通常的f 1 2 rc來參考感覺有點違和,意識到好像沒有特別去了解過耦合電容具體數值該怎麼選取,都是按照手冊和協議要求來的 像是pcie 220nf,sas sata 10nf 還是得了解下。ac耦合電路可以等效...
旁路電容,退耦電容,交流耦合電容的計算
耦合 能量從乙個介質傳播到另一介質。從電路來說,總是存在驅動的源和被驅動的負載。如果負載電容 比較大,驅動電路要把電容充電 放電,才能完成訊號的跳變,在上公升沿比較陡峭的時候,電流 比較大,這樣驅動的電流就會吸收很大的電源電流,由於電路中的電感 特別是晶元管腳上的電感,會產生 這種電流相對於正常情況...
放大電路中耦合電容的選擇
使得強電和弱電兩個系統通過電容器耦合並隔離,提供高頻訊號通路,阻止低頻電流進入弱電系統 通交流,隔直流 在高通迴路裡,下限頻率的公式為 fl 12 r cf l frac1 fl 2 rc1 rc 為迴路的時間常數,下限頻率與時間常數成反比,時間常數越小,下 限頻率越大。經過計算,當這c1 c2 c...