一般分為靜態功耗和動態功耗。
動態功耗發生在門開關(或狀態翻轉)的瞬間。是由於對電容充電和電源和地之間短暫電流通路造成的。它正比於開關頻率。
靜態功耗總是存在。是有電源和地之間的靜態導通電流(或漏電流)引起的。
降低動態功耗:
1、降低核心供電電壓。降低供電電壓會影響到時序效能。為了彌補這個影響,一般採用流水線(pipelining)和並行(parallelism)設計方法來提高設計效能。當然,這樣同時也會增加設計面積。
2、降低電容負載和邏輯開關頻率。
數字IC設計流程
數字後端 待補充 數字ic設計筆試題簡答 1 專案需求 確定晶元的具體指標 spec 2 系統級設計 用系統建模語言對各模組進行描述 3 前端設計 rtl設計 硬體原型驗證 電路綜合 4 後端設計 版圖設計 物理驗證 後 5 封裝和測試 工具 designcompiler rtl compiler。...
數字IC的基本流程
verilog hdl可以在不同的的抽象層次進行描述電路下面的它們的具體層次分類 可分為前端與後端 前端 後端 1 系統級設計 系統建模語言對各個模組描述,功能 2 前端設計 rtl設計 電路綜合 3 後端設計 版圖設計 物理驗證 後 邏輯綜合需要基於特定的綜合庫,不同庫中,閘電路的基本標準單位 s...
數字IC筆試題(6)
題 使用2 1mux設計inv and or nand nor。即取反,與,或,與非,非或 mux是能夠根據需要將其中任意一路選出來的電路,又稱資料選擇器。設計inv 使用mxu設計inv,需要將s1端接 0 將s0端接 1 設計and 使用mxu設計and,需要將s1端接a,將s0端接 0 設計o...