文 | 黃剛
「什麼,需要考慮走線空間不夠?我做過的pcb設計裡,線與線之間都能隨便拉開1百幾十mil啊!」
醒醒吧,現在已經是2023年了,現在我們會這樣說:「通道太緊張了,走線距離板邊就10mil啦!」
很遺憾,高速先生也沒有經歷過那個美好的時代,僅僅在一些上古pcb大神那裡聽過說一二,聽完之後立馬有一種心曠神怡的感覺,就像下面一樣,差點就忍不住把那幾首熟悉的旋律都哼出來了。
高速先生也該醒醒了,現實中大家都知道,其實應該是下面那樣(這不就是我們剛經歷過的事嗎,而且過兩周馬上又要再來一波了哈)。
是的,現在我們pcb設計的密度真是越來越大了。至於為什麼會出現走線空間不夠,要走到板邊的原因?更多是因為產品的型別所決定。
例如我們的電子通訊類,要求pcb越來越小,又要實現越來越多的功能,說到功能多,其實也就是和告訴你走線多沒什麼兩樣。我們最近這樣遇到的pcb設計是越來越多,並不是我們真的很矯情的想走在板邊,而是因為真的拉不開空間。
那麼問題來了,在只能走到很靠近板邊的情況下,到底對走線的訊號質量有多大影響呢?它對1-2g的並行訊號甚至高達10g的序列訊號影響大嗎?
結果果然表現出了差別,從阻抗上看,我們本來是控制85歐姆的差分線,板邊的那根會比其他板內的走線高3歐姆左右。而損耗方面,板邊走線的損耗在高頻時會明顯的變差。
高速先生也想大概通過**的手段去驗證一下這個情況,於是把上面的走線截了一小段進行**。
我們掃瞄走線到板邊的距離,得到了和測試相似的結論。在距離板邊15mil以內就會對走線產生明顯的影響,無論是阻抗還是損耗都能夠看出來。而20mil以上則的結果則幾乎相同,說明距離板邊20mil以上就不會對走線影響很大了。
本期提問:大家在實際設計中遇到過這種問題嗎,一般是怎麼考慮的?
中怎麼均化走線 糟糕!絲印放到表層走線上面啦
文 黃剛 訊號的速率越來越高,任何乙個pcb設計的細節我們都可以讓我們糾結半天。從大小波浪到45度圓弧,從0度走線到11度走線,從背鑽到盲埋孔,再從表面處理方法到 絲印!另外由於表層走線的特殊性,的確又會有很多內層不用去考慮的東西,例如絲印。現在走線越來越密,想把絲印完全不放在表層走線上幾乎是不可能...
蛇形走線在PCB設計中的作用
pcb上的任何一條走線在通過高頻訊號的情況下都會對該訊號造成時延時,蛇形走線的主要作用是補償 同一組相關 訊號線中延時較小的部分,這些部分通常是沒有或比其它訊號少通過另外的邏輯處理 最典型的就是時鐘線,通常它不需經過任何其它邏輯處理,因而其延 時會小於其它相關訊號。高速數字pcb板的等線長是為了使各...
PCB板設計中蛇形走線有什麼作用
pcb上的任何一條走線在通過高頻訊號的情況下都會對該訊號造成時延時,蛇形走線的主要作用是補償 同一組相關 訊號線中延時較小的部分,這些部分通常是沒有或比其它訊號少通過另外的邏輯處理 最典型的就是時鐘線,通常它不需經過任何其它邏輯處理,因而其延時會小於其它相關訊號。高速數字pcb板的等線長是為了使各訊...