說明:1 altera a10 在使用quauts 18.1 pro版本時,才支援 dp1.4(8.1gbps/lane)協議,低於a10或者低於18.1pro版本,則只能支援到 dp1.2(5.4gbps/lane)
2 目前(2020),絕大部分顯示器最高只支援到 dp1.2(5.4gbps/lane)
3 xilinx的 zynq7035 只支援到 dp1.2,dp ip的 lisence 需要每隔4個月去官網申請
4 新港海岸的ncs8805 只支援到 dp1.2
除錯注意事項:
1 注意管腳順序,如果主鏈路1234分配成了4321,訓練時會通過,但是無法點亮螢幕
2 注意高速時鐘,必須為135m,否則訓練不能通過
3 從差分時鐘出來的clk, fpga接收端一定要設定成lvds,否則差分時鐘的100mv振動無法識別
altera
4 a10 的rref 兩個管腳必須接 2k電阻,否則 pll 無法鎖定
5 dp模組用到了clkusr管腳,必須接100m時鐘,否則 cal_busy 一直為高,參考pinout 檔案對clkusr 的說明
6 altera a10 生成example 工程時,要選用a10版本,即 引數bitec_dp_card_rev=1,否則phy_dp會有差異,訓練無法通過
TensorFlow實戰除錯中所遇問題及解決方法2
程式原始碼 encoding utf 8 from numpy import genfromtxt import numpy as np import random import sys import csv import tensorflow as tf import matplotlib.pyp...
Shell中while read line遇到的坑
今天寫cat檔案,並將結果賦值到陣列中時遇到個坑,while read line之後,我在do done之中進行陣列賦值,最後列印發現陣列為空,錯誤 如下 function testcat 經過查詢,找到以下描述 while read line 是一次性將檔案資訊讀入並賦值給變數line while...
VisualStudio用IE8除錯時遇到的問題
最近安裝的ie8瀏覽器,今天開啟visualstudio想除錯乙個程式,發現程式執行時,開啟 頁面後,debug啟動,很快就關閉了。在網上遍尋解決方案,終於找到了。解決辦法如下 在程式執行中輸入regedit開啟登錄檔,選擇hkey local machine software microsoft ...