許小言似乎消失了前文介紹了d觸發器,它是下面圖3這樣子的
d觸發器的特性是
cp=1:
d=0時q=0,q
‾\overline
q=1d=1時q=1,q
‾\overline
q=0cp=0:無論d=0還是1,q都保持原值不變
由上面可以知道cp=1的時候,q與q
‾\overline
q成相反的狀態
下面將d觸發器改造一下,改造之後如圖4所示
假設初始狀態q=1,則當cp從0變成1之後,q=0
當cp再次從0變成1之後,q=1
結論:每當cp來一次脈衝(0->1),則q都會翻轉一次(如果是0就變1,是1就變0)
為了簡化示意圖,所以t觸發器的標準符號如下
理解t觸發器會對後續的累加器有所幫助
簡易計算機系統綜合設計 概述
概述 我們的計算機在執行的過程中,操作流程可以大致看成乙個 取指令 執行指令 的過程。這次的設計便是基於這一思想進行簡易計算機系統的設計。本次設計中的指令是乙個8為的二進位制串,通過不同的指令來實現不同的具體操作。我們分析一下需要幹什麼?首先考慮取指令 我們首先需要儲存指令,這樣計算機才能去讀取指令...
簡易計算機系統綜合設計 CPU綜合
當完成了各個部件之後,接著要做的就是把各個部件組裝起來,配合運作,要使所有部件能夠協調地運作,首先得要有乙個比較明朗的思路,我們先來分析一下cpu的執行流程 上圖為簡易計算機系統的整體構架,現對其執行整體流程進行說明 1 取址階段 不受時鐘控制的輸入 由sm 0確定 有 madd 00 選擇器選擇從...
簡易計算機系統綜合設計 時鐘節拍
根據部件各個的控制訊號,我們知道有些部件需要時鐘有些不需要時鐘,這些需要時鐘訊號的部件有些可以同時運作,不如pc計數器的加一操作和指令暫存器的存指令操作,但是有些部件就一定需要乙個先後順序,比如說加法,肯定是要等運算完以後才給通用暫存器時鐘訊號去吧運算結果存進指定的暫存器。所有這裡的多個時鐘訊號的週...