i^2c匯流排規範
目 錄1 序言. 3
1.1 版本 1.0-1992 3
1.2 版本 2.0-1998 3
1.3 版本 2.1-2000 3
1.4 購買 philips的 i2c 匯流排元件. 3
2 i2c 匯流排使設計人員和廠商都得益. 3
2.1 設計人員的得益. 4
2.2 廠商的得益 5
3 介紹i2c匯流排規範 6
4 i2c 匯流排的概念 6
5 總體特徵. 7
6 位傳輸 7
6.1 資料的有效性 7
6.2 起始和停止條件. 8
7 傳輸資料. 9
7.1 位元組格式. 9
7.2 響應. 9
8 仲裁和時鐘發生. 10
8.1 同步 10
8.2 仲裁 10
8.3 用時鐘同步機制作為握手.11
9 7位的位址格式 12
10 7 位定址 13
10.1 第乙個位元組的位定義. 13
10.1.1 廣播呼叫位址 14
10.1.2 起始位元組 15
10.1.3 cbus 的相容性 16
11 標準模式 i2c 匯流排規範的擴充套件 16
12 快速模式. 17
13 hs模式. 17
13.1 高速傳輸. 17
13.2 hs 模式的序列資料傳輸格式 19
13.3 從 f/s 模式切換到 hs模式以及返回 20
13.4 低速模式中的快速模式器件. 21
13.5 序列匯流排系統的混合速度模式 21
13.5.1 在混合速度匯流排系統中的 f/s 模式傳輸. 22
13.5.2 在混合速度匯流排系統中的 hs 模式傳輸 22
13.5.3 混合速度匯流排系統中電橋的時序要求 24
14 10 位定址 24
14.1 頭兩個位元組位的定義. 24
14.2 10 位定址的格式 24
14.3 廣播呼叫位址和10 位定址的起始位元組 26
15 i/o級和匯流排線路的電氣規範和時序 26
15.1 標準和快速模式器件. 26
15.2 hs 模式器件. 28
16 i2c匯流排器件到匯流排線路的電氣連線 30
16.1 標準模式 i2c 匯流排器件電阻 rp 和 rs 的最大和最小值 31
17 應用資訊. 33
17.1 快速模式 i2c 匯流排器件的斜率控制輸出級 33
17.2 快速模式 i2c 匯流排器件的開關上拉電路. 34
17.3 匯流排線路的配線方式. 34
17.4 快速模式 i2c 匯流排器件電阻 rp 和 rs 的最大和最小值 35
17.5 hs 模式 i2c 匯流排器件的電阻 rp 和 rs 的最大和最小值 35
18 f/s模式 i2c匯流排系統的雙向電平轉換器. 35
18.1 連線邏輯電平不同的器件 36
18.1.1 電平轉換器的操作. 36
19 philips 提供的開發工具 37
20 支援的文獻. 37
i2c匯流排時序
一心想踏入linux device driver的世界,想著i2c匯流排相對於usb等其他匯流排較為簡單,就以i2c作為切入點,希望可以逐步理解ldd的設計思想,並能理解其裝置模型的概念。在此對近期於i2c匯流排及驅動原始碼的理解做備忘,以免徒勞。平台友善之臂s70 tiny6410 cpusams...
I2C匯流排死鎖
原文 現象 最近發現訪問i2c裝置時,主裝置復位可能會引起i2c死鎖,表現為scl為高,sda一直為低,後發現是從裝置拉死i2c匯流排,從裝置斷電之後,sda變高,上電後通訊正常。後來通過拉低scl訊號線,sda就會自動變成高電平,i2c匯流排恢復。原因 在正常情況下,i2c匯流排協議能夠保證匯流排...
I 2C匯流排簡介
總共有五種工作狀態 a 匯流排非忙狀態 該狀態時資料線 sda 和時鐘線 scl 都保持高電平。b 啟動狀態 當時鐘線 scl 為高電平狀態時,資料線 sda 由高電平變為低電平的下降沿被認為是 啟動 訊號。c 停止狀態 當時鐘線 scl 為高電平狀態時,資料線 sda 由低電平變為高電平的下降沿被...