數字晶元前端 STA時序分析的小練習2

2021-10-10 14:10:08 字數 700 閱讀 7168

沒事還是看看書,保持學習的態度,別嫌累別嫌苦,哪天忘光就剩哭~雙押*4

繼續總結一些小題目,繼續上次的題目:【數字晶元前端】sta時序分析的小練習1

電路圖如上圖所示,tcyc=10ns,觸發器的tsetup = 1ns,thold = 1ns,觸發器資料輸入延時為t1=5ns,時鐘端延時為t2=3ns,請問該觸發器的setup slack和hold slack是多少?

還是擬定乙個時間原點,時鐘源頭的上公升沿作為分析的原點。那麼,

時鐘到達時間10 + 3 = 13ns

資料到達時間5ns

因此,資料實際setup = 13 - 5 = 8ns

資料實際hold = 時鐘週期 - 資料實際的setup = 10 - 8 = 2ns

或者我們畫下波形圖:

因此,setup slack = 8 -1 = 7ns

hold slack = 2 - 1 = 1ns

還是牢記:

時鐘到的快,資料到的慢,會導致setup視窗變小(取樣時間提前了);

時鐘到的慢,資料到的快,會導致hold視窗變小(取樣時間靠後了);

靜態時序分析(STA)要掌握的知識

靜態時序分析 static timing analysis,sta 是流片成功的關鍵環節,驗證設計在時序上的正確性。sta過程中設計環境和時序約束的設定 時序結果的分析和問題解決都需要設計工程師具有專門的知識和技能。靜態時序分析要掌握的知識 時序分析概念和流程 時序約束含多時鐘約束 時序報告 pba...

數位電路中的時序分析 一)

最近在設計中遇到了亞穩態情況的處理,因此又回頭去看了一下數位電路中的時序分析,本篇文章主要講的就是數位電路中的時序分析。延時可以分成兩大類 一類是門延時 另一類的是d觸發器的延時。這兩類延時在時序電路分析中都要涉及到。首先我們來看一下門延時。門延時指的是構成門的電晶體在有限的時間內完成轉換,也就是當...

hive分析的小練習

一 題目 指標分析案例 1 需求 統計每天24小時每小時的pv和uv數 2 分析 pv count url uv count distinct guid 3 資料採集 建庫create database example 建表 源表 create table log src id string,url...