高速硬體介面

2021-10-07 11:45:42 字數 1352 閱讀 7728

dlm: dual-lane modules, 是雙差分收和發對介面,共有4對差分匯流排,收和發各兩對, 可以復用的匯流排: sgmii, qsgmii, rxaui,pcie,sata.

qlm: quad-lane modules, 是4差分收和發對介面,共有8對差分匯流排,收和發各4對, 可以復用的匯流排: sgmii, xaui, dxaui,rxaui, kr,xfi,pcie,ila,ilk,xlaui .

sgmii:  1.25gbps波特率/差分對, 1gbps資料速度, 1g以太的內部匯流排, 收和發各一對差分匯流排,有時和外部介面1000base-x復用.

qsgmii:  5gbps波特率/差分對, 4gbps資料速度, 4個1g以太的內部匯流排, 收和發各一對差分匯流排,

xaui:   3.125gbps波特率/差分對, 10gbps資料速度, 10g以太的內部匯流排, 收和發各4對差分匯流排, 

rxaui:  reduced xaui,就是和xaui功能一樣,但匯流排減為一半,10g以太的內部匯流排, 收和發各2對差分匯流排,

dxaui:  6.25gbps波特率/差分, 20gbps資料速度, 20g以太的內部匯流排, 收和發各4對差分匯流排, dual speed xaui,

xgmii: 312.5mbps 波特率/單端線,10gbps資料,10g以太的內部匯流排, it composed from two 32-bit datapaths (rx & tx) and two four-bit control flows (rxc and txc), operating at 156.25 mhz ddr (312.5 mt/s).

xfi: 10.3125gbps波特率/差分,10g乙太網的外部介面,收和發各1對差分匯流排, 10gbase-kr

xlaui: 10.3125gbps波特率/差分,40g乙太網的外部介面,收和發各4對差分匯流排, 40gbase-kr4

10g-kr: 10.3125gbps波特率/差分,10gbps資料速度,收和發各1對差分匯流排,

pcie: v1.0:2.5gbps,v2.0:5gbps, v3.0:8gbps,波特率/差分/lane,速度依次倍增. 資料速率: v1.0:2gbps, v2.0:4gbps, v3.0:8gbps.波特率指單對差分訊號的速度,可以有多對差分,對應x1, x2,x4,x8,x16, 分別對應1對,2對,4對.8對,16對差分

sata: 3代標準,支援1代和2代,波特率分別為: 1.5gbps,3gbps,6gbps. 對應標準 serial ata 3.1, 以上速度是指每一對差分訊號的速度.

ila: the interlaken look-aside inte***ce unit, 波特率: 6.25gbps/lane 或10.3125gbps/lane 支援多lane,如x6,或x7

高速硬體介面

原文 dlm dual lane modules,是雙差分收和發對介面,共有4對差分匯流排,收和發各兩對,可以復用的匯流排 sgmii,qsgmii,rxaui,pcie,sata.qlm quad lane modules,是4差分收和發對介面,共有8對差分匯流排,收和發各4對,可以復用的匯流排 ...

ROS Industrial 硬體介面

industrial robot client 工業機械人客戶端包含通用客戶端,這些客戶端用於通過遵循簡單訊息協議 message protocol 的伺服器連線到工業機械人控制器。industrial robot simulator 工業機械人模擬器是工業機械人驅動程式節點 driver node...

StratixII GX 高速介面FPGA器件

altera公司推出 stratixii gx 高速介面fpga器件 2005年10月25號,altera公司今天發布stratix ii gx 第三代帶有嵌入式序列收發器的fpga。stratix ii gx stratix ii gx fpga整合stratixiifpga架構和serdes高速...