fpga主要由6部分組成:
1、可程式設計io單元
可程式設計輸入輸出單元,是晶元與外界電路的介面,完成不同電氣特性下對輸入/輸出訊號的驅動與匹配。
2、基本可程式設計邏輯單元
基本可程式設計邏輯單元由lut和暫存器組成;
不僅可以用於實現組合邏輯、時序邏輯,還可以配置為分布式ram和分布式rom。
3、嵌入式ram資源
即block ram,可配置為單雙口ram,fifo等。
4、佈線資源
佈線資源連通fpga內部的所有資源,連線的長度決定了訊號在連線上的驅動能力和傳輸速度。
5、內嵌功能單元
dll,pll等
6、內嵌專用硬核
串並收發器(serdes)等
fpga晶元結構
FPGA面試專題 位址生成器設計
設計位址生成器。nvidia 2008 要求依次輸出以下序列 0,8,2,10,4,12,6,14,1,9,3,11,5,13,7,15,16,24,18,26,31,32,40,34,42,47,48,56,50,58,63,64,72,66,74,79 先找出這組資料的變化規律 因此需要4個計數...
mysql面試筆試 MySQL面試筆試題集 BAT
01 mysql技術特點?02 mysql預設埠號?03 mysql優勢?04 mysql支援的儲存引擎以及特點?mysql5.7支援 innodb myisam merge memory archive csv performance schema blackhole innodb是目前mysql...
FPGA工程師筆試面試題(二)
1 ic設計中同步復位與非同步復位的區別 同步復位在時鐘沿才復位訊號,完成復位動作。非同步復位不管時鐘,只要復位訊號滿足條件,就完成復位動作。非同步復位對復位訊號要求比較高,不能有毛刺,如果其與時鐘關係不確定,也可能出現亞穩態。2 moore 與 mealy狀態機的特徵 兩種典型的狀態機是摩爾 mo...