下面為j-link介面定義:
**器埠
連線目標板
備註1. vcc
mcu電源vcc
vcc2. vcc
mcu電源vcc
vcc3. trst
trst
test reset/ pin
4. gnd
gnd或懸空
5. tdi
tditest data in pin
6. gnd
gnd或懸空
7. tms, swio
tms, swio
jtag:test mode state pin ; swd: data i/o pin
8. gnd
gnd或懸空
9. tclk, swclk
tms, swclk
jtag: test clock pin ; swd: clock pin
10. gnd
gnd或懸空
11. rtck
rtck
12. gnd
gnd或懸空
13. tdo
tdotest data out pin
14. gnd
gnd或懸空
15. reset
reset
rstin pin
16. gnd
gnd或懸空
17. nc
nc18. gnd
gnd或懸空
19. nc
nc20. gnd
gnd或懸空
下面是標準的介面排列:
VGA管腳定義
vga管腳定義 1 紅基色red2 綠基色green 3 藍基色 blue 4 位址碼 id bit 5 自測試 各家定義不同 6 紅地7 綠地8 藍地9 保留 各家定義不同 10 數字地11 位址碼12 位址碼13 行同步14 場同步15 位址碼 各家定義不同 如下圖 最近在整個vga的驅動,挺鬱...
Micro SD卡 管腳定義
對micro sd卡,金手指管腳定義 sdio模式 spi模式 1 dat2 rsv 2 cd dat3 spi cs 3 cmd spi mosi 4 vdd vdd 5 clk spi clk 6 vss vss 7 dat0 spi miso 8 dat1 rsv 使用spi通訊方式時,2腳作...
miniDP 與DP 管腳定義的坑
minidp和dp都是雙排20pin,千萬不要想當然的以為定義是相容的,實際管腳定義順序完全不同,設計一定要避免。網上太難找到管腳定義,貼在這裡。標準dp 訊號源端 dp源端訊號定義 管腳名稱描述1 lane0 2gnd 3lane0 4lane1 5gnd 6lane1 7lane2 8gnd 9...