看《電晶體電路設計》在p53頁不咋麼懂。。網上查了下才有點明白。。。
如下1 http://www.ourdev.cn/bbs/bbs_content.jsp?bbs_sn=4223533&bbs_page_no=10&bbs_id=2060
「我感覺上,作者的想法是,電路的靜態電流為9.7ma,動態電流是在9.7ma的基礎上,上下波動,因為最低電流為0ma,所以動態電流的最值為imin=-9.7ma,動態電壓的最值為vmin=-3.3v。故此,疊加靜態電壓後,得到的輸電壓最小只到6.6-3.3=3.3v。
「ie = ve/r3//rl這個算式是錯誤的。
應該是 ie = ve/r3 + vc/rl 其中vc是c2陰極電壓,是負值。
所以,重新計算,結果是:
輸入-1v,vb = 6.5v,ve = 5.8v,c2陰極 = -1v, ie = ve/r3 + vc/rl = 7.1ma
輸入-3.4v,vb = 4.1v,ve = 3.4v,c2陰極 = -3.4v, ie = ve/r3 + vc/rl = 0
輸入-5v,vb = 2.5v,ve = 1.8v,c2陰極 = -5v, ie = ve/r3 + vc/rl = -4.7ma
射極不可能輸出負電流。所以輸入-3.4v時,射極就已截止,再往下就必然削波。
」兩種分析方法。。。。。
關於射級跟隨器中輸出負載加重情況的理解
電晶體電路設計 上 鈴木雅臣版,在介紹射級跟隨器時提到乙個現象就是單管射級跟隨器使用時輸出較大電流會出現波形失真的現象,他的解釋是這樣的 我的理解 既然三極體是電流型器件,自然要從電流著手,首先要明確一點,某一點的電流等於直流加交流,在穩態下ie是10ma,也就是說直流是10ma,在交流情況下,ie...
關於日誌輸出
嘿嘿,開博第一篇,寫點簡單的東西。在寫專案的過程中,如果用nslog 輔助輸出日誌來測試的話,每次執行程式都會輸出一大堆日誌。而且當軟體發布時,程式會把所有nslog 也編譯出來,所以建議自己寫巨集來控制日誌輸出。如下 ifdef debug define dhlog nslog va args e...
關於讀入輸出
cin,cout cin 與 cout 由於語法簡單,自動識別型別,深受許多初學者的青睞。不過又因為cin cout 個人認為速度較慢,所以初學階段過後用的也就不多了。而今天這一節課,真的是懷疑世界啊!原來我一前的認知存在不少問題 然後介紹一下 ios sync with stdio false i...