cache與區域性匯流排&系統匯流排都連了,就可以通過系統匯流排與主存傳輸資訊,io與主存的傳輸也不需經過cpu(雖然我也不知道**好了。。)
擴充套件匯流排與好多啥啥啥噶連線,就支援了very big 的io裝置
增加了高速匯流排(肯定是越來越厲害的了,雖然我看不出來。。)把高低分層次,讓高速裝置少依賴cpu,提公升效率
略,孩子看不懂
ps:我jio得,我直接把書放在這裡就好了,做啥子筆記的嘛。。。
半同步通訊適用於系統工作速度不高(快不了),且裝置工作速度差異大的簡單系統
內部匯流排 系統匯流排 外部匯流排
內部匯流排 在cpu 內部,暫存器之間和算術邏輯部件 alu與控制部件之間傳輸資料所用的匯流排稱為片內匯流排 即晶元內部的匯流排 1 i2c匯流排 inter ic 匯流排 10多年前由 philips 公司推出,是近年來在微電子通訊控制領域廣泛採用的一種新型匯流排標準。它是同步通訊的一種特殊形式,...
系統匯流排,外設匯流排的標準
常 聽 人 說 他 的 計 算 機硬碟 是ide 總 線 的,光 驅 是scsi 總 線 的,主 板 是pci 總 線的,顯 卡 是agp 總 線 的,不 知 道 這 些 總 線 的 名 稱 各 代 表什 麼意 思 是 按 什 麼 劃 分 的 這 麼 多 的 總 線 類 型 可 以在同 一 臺 計 ...
6 1 3 系統匯流排的結構
1.單匯流排結構 單匯流排結構將cpu 主存 i o裝置 通過i o介面 都掛在一組匯流排上,執行i o裝置之間 i o裝置與主存之間直接交換資訊。cpu與主存,cpu與外設之間可以之間進行資訊交換,而無須經過中間裝置的干預。優點 結構簡單,成本低,易於接入新的裝置 缺點 頻寬低 負載重,多個部件只...