CPU FPGA介面傳輸 verilog

2021-10-02 20:50:03 字數 677 閱讀 6979

功能文件使用

功能->結構->如何通訊->時序->時間引數eg

介面包括:

明確步驟

觀察過程

明確輸入、輸出、雙向

分清每個步驟的控制方

分清每個步驟交流的資訊

看參數列

分清通訊雙方分別保證哪些引數

確保時序下簡化設計

cpu從fpga讀時序

首先cpu片選,同時給出位址

fpga介面三態門響應,cpu_rdy_n由高阻變為高電平

cpu提出讀要求

fpga介面響應,進入資料準備階段,將資料輸出到cpu_data上,cpu_rdy_n保持高電平一段時間,隨後變為低電平,表示資料準備完畢

cpu看到後,讀資料一段時間後,讀操作結束

fpga看到後,三態門介面變為高電平,等待下一次或結束

cpu關掉片選

fpga關掉介面,變為高阻態

介面傳輸速率 序列通訊介面標準

序列通訊介面標準 一 rs 232c介面 rs 232c是eia 美國電子工業協會 1969年修訂rs 232c標準。rs 232c定義了資料終端裝置 dte 與資料通訊裝置 dce 之間的物理介面標準。1 機械特性 rs 232c介面規定使用25針聯結器,聯結器的尺寸及每個插針的排列位置都有明確的...

銀行介面Socket傳輸XML

因為專案需要,行方不提供http介面,只提供socket介面,並且用xml格式傳輸 並且沒有聯調,所以本地建立server端和client端進行本地除錯 請求報文 zfb2c token 響應報文 zfb2c token access token skdlajtfoiewjflkdsajflkdsa...

HTTP XML方式介面資料傳輸

一.客戶端 1.請求url 如http 10.46.34.233 fcgi bin uig sfc 186 2.傳送請求資料 組裝報文格式傳送資訊 傳送報文格式傳送資訊 http的請求url http的post方式進行資料傳輸 conn.setdoinput true conn.setdooutpu...