計算機最基礎的部分 基本邏輯電路

2021-09-24 06:27:16 字數 1182 閱讀 1850

輸入

輸出true

false

false

true

基本邏輯電路的兩種情況

輸入為 true 電流接地流走,輸出沒有電流狀態為 false 輸入為 false 半導體不導電,輸出有電流狀態為 true

輸入1輸入2輸出

true

true

true

true

false

false

false

true

false

false

false

false

兩個輸入都為 true,輸出才為 true,否則輸出 false

這就是乙個串聯電路,有乙個開關沒開啟就沒辦法過去

輸入1輸入2輸出

true

true

true

true

false

true

false

true

true

false

false

false

兩個輸入有乙個為 true,輸出九尾 true 這個理解起來比較簡單我們就做兩個動畫示例就好了

這就是乙個併聯電路,有乙個開關開啟就能通電

異或的特性比較複雜,我們用一張表來看一下

輸入1輸入2

輸出true

true

false

true

false

true

false

true

true

false

false

false

這個特性用乙個簡單的話概括:魚與熊掌不可兼得

這個邏輯電路我就不做動畫了,簡單看一下:

如果兩個輸入的值為 true 時,那麼上半部分電路經過「not門」結果為 false,下半部分為 true,但是最後的「and門」導致結果為 false

如果兩個輸入的值為 false 時,那麼上半部分電路經過「not門」結果為 true,下半部分為 false,經過最後的「and門」導致結果為 false

如果兩個輸入的值不一樣,那麼上半部分電路經過「not門」結果為 true,下半部分也為 true,最後的「and門」結果為 true

總結了一下基礎的邏輯電路,然後通過基本邏輯電路推出稍微複雜的異或電路。

計算機系統基礎實驗 2 時序邏輯電路實驗

一 實驗目的 1 掌握整合觸發器的邏輯功能及其應用 2 了解移位控制的功能及其工作原理 二 實驗的裝置與器件 1 5v直流電源 2 連續脈衝源 3 單次脈衝源 4 邏輯電平開關 5 邏輯電平顯示器 6 撥碼開關組 7 74ls112 或cc4027 cc4081 三 實驗內容 1 根據如下時序邏輯電...

計算機基礎 計算機記憶體的基本結構

目錄 在這張圖中,介紹了記憶體的儲存結構,分別是 data stored in data segment int x 100 intmain heap 堆 bss segment data segment text segment 在上述 中,已經有了詳細的注釋每個資料儲存到了 但是仍有幾點要說明一...

最簡單的計算機

乙個名叫是 pigheadthree 的研究組織設計了一台實驗用的計算機,命名為 ppmm。ppmm只能執行簡單的六種命令 a,b,c,d,e,f 只有二個記憶體 m1,m2 三個暫存器 r1,r2,r3。六種命令的含義如下 命令 a 將記憶體 m1 的資料裝到暫存器 r1 中 命令 b 將記憶體 ...