【srio管腳部分官方文件給的資訊較少,只有乙個**,不過筆者會對**裡的描述進行詳細解析】
srio裝置管腳是基於current-mode logic (cml)【電流模式邏輯】的高速差分訊號,傳輸和接收訊號的快取自身都包含有時鐘恢復區域。參考時鐘輸入是不納入serdes巨集的,參考時鐘使用的是差分快取輸入的,與晶振產商提供的lvds和lvpecl介面相容的時鐘訊號。table 2-3 描述了srio的外設管腳。
大意了,處理圖的時候忘記加上紅色標記了,筆者不太明白的就是:「在介面裝置中使用位」是什麼意思,相信是因為現在我的學習深度還不夠,以後一定會解答這個問題,先在這裡記住,以後回來解釋。
參考文獻
SRIO學習(三) SRIO包
在講srio包之前,有必要再強調一下srio的構造層次。srio分為三個層次,分別是邏輯層,傳輸層和物理層。邏輯層 確定終端處理傳輸的協議,包括包的格式。傳輸層 定義了在系統中正確路由資訊包的定址方案。物理層 包含裝置級的介面資訊,如電氣特性 錯誤管理資料和基本的流量控制資料。傳輸層與邏輯層和物理層...
DSP C6678 SRIO介面除錯
設計的板子到了srio除錯階段了,在板子上,一片v6和兩片6678通過4xsrio互聯,中間沒有switch,總算搞定了相互之間的通訊。首先,感謝ti論壇提供的srio程式範例,但是其硬體平台是evm板,更多的只能用於loopback測試,但是可以在其基礎上修改。1.初始化dsp的srio,主要是對...
SRIO中門鈴中斷的路由配置
最近由於需要使用tms320c6474和tms320c6678的srio外設,doorbell中斷是必須使用的功能。ti的這兩款晶元都是多核晶元,6474為3核 6678包含有8個核 所以在配置中斷時,需要使用到類似於路由的暫存器來講中斷掛在到需要中斷的核上。路由的配置主要使用icrr暫存器,該圖為...