ad6655是一款混合訊號中頻接收器,內建雙通道、14位、80msps/105msps/125msps/150msps adc
和乙個寬頻數字下變頻器(ddc)。
1 硬體除錯
晶元引腳訊號主要包括4部分:
(1)時鐘埠,包括adc的輸入時鐘源,clk+和clk-,兩個通道並行資料輸出時的隨路時鐘訊號,dcoa和dcob;
在輸入時鐘訊號沒有進行分頻的情況下(0x0b暫存器可設定分頻),dcoa和dcob是輸入時鐘clk頻率的二分之一;
(2)資料埠,包括雙通道模擬輸入(vina/vinb)和雙通道數字輸出(da/db);
(3)晶元暫存器配置介面;此介面為spi介面,介面讀寫時序根據文件中提供的時序圖設計,
訊號名稱sclk/dfs、sdio/dcs和csb;
(4)晶元工作狀態控制和監測訊號;smi sdo/oeb和smi sclk/pdwn訊號用於控制晶元的工作狀態,
4bit位寬的fda和fdb訊號用於監測晶元的工作狀態,通過暫存器設定,實現fda和fdb輸出資料表示
不同的功能,例如監測輸入訊號超過閾值等;
在晶元電源正常後,正確的輸入時鐘源訊號clk+和clk-,晶元上的引腳訊號pdwn和oeb都置為0值,
則晶元暫存器能夠被正確的訪問,一般是通過讀取暫存器0x00位址判斷;即使在沒有模擬訊號輸入的
情況下,並行資料輸出da和db匯流排上是亂碼;並行資料的隨路時鐘dcoa和dcob有輸出。
2 暫存器配置
暫存器0x00位址可以進行讀寫操作,在復位後初始值為0x18;
暫存器0x01和0x02位址只能讀操作,0x01是晶元的id值;
暫存器0x05位址用於選擇使能雙通道的通道a和通道b;
暫存器0xff位址的最後1位transfer很關鍵,需要注意此bit位與spi寫命令配合完成對某些寄
存器內容的更新,包括暫存器位址有從0x08至0x18,和從0x11e至0x123位址;在對這些位址
進行寫操作時,只通過spi介面傳送寫命令給晶元,暫存器內容不會改變,只有在傳送命令後,
再對0xff位址寫0x1,才能實現暫存器內容更新;在一般使用中,是對多個這樣的暫存器傳送
寫命令後,最後再寫一次0xff位址0x1值,實現寫入資料更新到暫存器中。
使用AD13設計PCB的技巧總結
答案全部來自於網路 1,建立完整的pcb乙個工程 2,搜尋元器件 3,自己畫元器件 注意引腳的方向 4,對原理圖元器件統一命名 5,修改元器件的封裝 6,place via 和place pad的區別 7,畫元器件的封裝 關注點 元器件的物理尺寸 分層layer 8,鋪銅,鋪地 9,fill,pol...
AD的儀表放大器總結
低非線性度 0.003 g 1 高共模抑制比 cmrr 120 db g 1000 低失調電壓 50 v 低失調電壓漂移 0.5 v c 增益頻寬積 25 mhz 依據eia 481a標準提供捲帶和捲盤形式 ad624是一款高精度 低雜訊儀表放大器 低增益溫度係數 tc 5 ppm 最大值,g 1 ...
實際生產中AD的PCB設計總結
流程 畫外形 檢查原理圖 封裝庫 同步pcb 按原理圖劃功能並安排元器件,同一功能的相關元器件放同一區域,可以先連線 先布訊號線,最後安排電源線 訊號線按重要性 是否容易受干擾進行安排位置與先後連 佈線順序 佈線完重新排放下絲印 drc注意事項 合理設定原點,多利用改變原點來進行元器件位置設定 ro...