最小模式下
1、ad0—ad7:低8位位址和低8位資料訊號分時復用。在傳送位址訊號時為單向,傳送資料訊號時為雙向。
2、a8—a15 :8位位址訊號
3、a16–a19:高4位位址訊號,與狀態訊號分時復用。
4、ss0與io/m、dt/r決定了當前的匯流排週期的狀態(見附錄b.1)
5、s6 (與a19復用)恒為0
6、s5 (與a18復用)表示if的狀態
7、s3(與a16復用)與s4(與a17復用)組合表示當前正在使用的段暫存器
s48、wr: 寫訊號;s3當前正在使用的暫存器00
es01ss
10cs或者未使用任何暫存器11
ds
9、rd: 讀訊號;
10、io/m:為「0」表示訪問記憶體;為「1」表示訪問介面;
11、den: 低電平有效時,允許進行讀/寫操作;
12、dt/r:資料收發器的傳送方向控制;
13、ale:位址鎖存訊號;
14、intr:可遮蔽中斷請求輸入端
15、nmi: 非遮蔽中斷請求輸入端
16、inta:中斷響應輸出端
17、hold:匯流排保持請求訊號輸入端。當cpu
以外的其他裝置要求占用匯流排時,
通過該引腳向cpu發出請求。
18、hlda:匯流排保持響應訊號輸出端。cpu對
hold訊號的響應訊號。
19、vcc:5v電源輸入引腳。
20、gnd:地線。
21、test:測試訊號輸入引腳。當cpu執行wait指令時,每5個時鐘週期將對引腳進行測試,為低電平時結束等待。
22、reset:復位訊號。指令佇列清空;cs為0ffffh,其餘暫存器為0.
23、clk:時鐘訊號輸入引腳。
24、ready:外部同步控制輸入訊號,高電平有效,8088與記憶體/外設之間在乙個匯流排週期內的時鐘配合訊號
最大模式下25、s0,s1,s2代表匯流排週期狀態訊號(輸出、三態),cpu並不直接向外界提供全部控制訊號,而由s0,s1,s2 通過intel 8288匯流排控制器提供
26、 rq/gt0,,rq/gt1 : 匯流排請求(輸入)/匯流排請求允許訊號(輸出)(雙向、均為低電平有效)
27、lock : 匯流排封鎖訊號(輸出、三態、低電平有效)
28、qs0,qs1 指令佇列狀態訊號(輸出)
29、high 始終為高電平
8088和8086的區別
1:資料匯流排寬度不同8088的外部資料匯流排寬度是8位,8086為16位。
2:訪問儲存器和輸入輸出控制訊號含義不同
8088——io/m=0表示訪問記憶體;
8086——io/m=1表示訪問記憶體。
3:其他部分引線功能的區別
在8086中ss0引腳改為bhe,以適應16位的資料寬度
微處理器時代
處理器的種類之多,以至處理器的生產商之多 處理器的種類有,膝上型電腦處理器,台式電腦處理器,手機處理器,上網本處理器,平板電腦處理器。生產處理器的公司主要有 intel amd arm 各個公司生產的產品都有各自的優勢,intel 主要生產膝上型電腦的處理器,最新發布的處理器基本都與 nvidia ...
9 微處理器介紹
微處理器 將所有元件整合到乙個矽晶元中。第一台微處理器 intel 4004.最有影響力的微處理器 intel8080 摩托羅拉6800.以上處理器稱為單晶元微處理器。微處理器象微控制器一樣,有許多管腳。8080的特點是有三個管腳是電源電壓,其他管腳為輸入 輸出 控制訊號。8080包含暫存器,用於更...
ARM微處理器系列
目前有classic系列 cortex m系列 cortex r系列 cortex a系列和cortex a50系列5個大類。classic系列 該系列處理器由三個子系列組成 arm7系列 基於armv3或armv4架構 arm9系列 基於armv5架構 arm11系列 基於armv6架構 cort...