ldo的選用原則 :http://www.sinochip.net/techsheet/55.htm
使用低壓差穩壓器時應注意的
12事項 ⑴
使用低壓差線性穩壓器時不得超過晶元的最高輸入電壓(
uim)、最大功耗(
pdm)、最高結溫(
tjm)等極限引數值。最大功耗
pdm=(
uim-uo)
iom。一般講,晶元的封裝尺寸越小,功耗越低。
⑵輸入電壓必須大於預期的輸出電壓與輸入
-輸出壓差之和,即ui>
uo+δ
u,否則低壓差線性穩壓器無法正常工作。
⑶為延長電池使用壽命,應選擇相對於負載電流而言,靜態電流
iq較小的
ldo。例如,為使
iq只增加
0.02
%的電池消耗,在
100ma
負載電流
的情況下,採用iq=
200μa的
vldo
比較合理。需要注意在資料表中是如何對
iq規定的。某些器件是在室溫條件下規定的,或只提供
iq與溫度關
系的典型曲線。必要時可實測
iq值。
⑷輸出電壓的精度亦稱允許偏差。線性穩壓器的輸出電壓精度一般不超過額定值的±
5%。對大多數應用而言,該精度已經足夠了。有的新
型穩壓器通過對晶元進行雷射修正,可使輸出電壓的精度達到±
2%,甚至更高的指標。
⑸由於輸出電容是用來補償
ldo的,因此在選擇輸出電容器時應格外仔細。一般情況下,採用等效串聯電阻(
esr)較低的大電容器,可提
高電源抑制比,降低雜訊電壓並改善瞬態響應。但
esr過高或過低,也可能造成振盪。例如,1μ
f以上的大容量陶瓷電容器,
esr通常會很低(
<20m
ω),這幾乎會使所有的
ldo產生振盪。為避免發生振盪,可在陶瓷電容器上串聯乙隻小電阻以增加
esr。若
esr過大,則
ldo可能工作不穩
定。esr
與溫度有關,當溫度低於
10℃時
esr增加較快。鋁電解電容器在低溫時的
esr會顯著增大,例如當溫度從
20℃降至-
40℃時,鋁電解電容
器的esr
典型值可增加60~
70倍,因此它不適合用作
pnp型
ldo的輸出電容。推薦採用陶瓷電容器或鉭電容器。陶瓷電容器的優點是**低廉,
esr很低(約為
10mω數量級),基本上不隨溫度而變化,故障模式一般為斷路。鉭電容器的漏電流小,高頻特性及低溫特性好,
esr約為
100m
ω數量級,故障模式一般為短路,其**較高,適用於
vldo。⑹
手機、***
、遊戲機及多**
pda等可攜式裝置,適配
300~
500ma
的ldo
。為獲得良好的音訊質量,這種
ldo在
20hz
~20khz
的音訊範圍內
應具有雜訊電壓低、電源抑制比(
psrr
)很高的特性。
⑺為滿足精密電子裝置的供電要求,應盡量減小
ldo的輸出雜訊。
ldo的輸出雜訊主要**於基準電壓電路,它所產生的雜訊經過放大後送
至輸出端。影響
ldo輸出雜訊的其他因素還有
ldo內部放大器的極點、零點和輸出極點,外部輸出電容的容量、輸出電容的等效串聯電阻(
esr)
及負載值。為降低基準雜訊,可在基準電壓的輸出端增加一級低通濾波器。某些低雜訊
ldo晶元專門設定乙個基準電壓引腳bp(
bypass
),用於
接旁路電容。旁路電容可選
470pf
~0.01μf
的陶瓷電容。容量過大,在上電時對
ldo輸出電壓上公升的速率會產生影響。旁路電容量越大,輸出電
壓的上公升速率越慢。
⑻在查閱
ldo的產品資料時,應注意所給出精度指標是在室溫下,還是在整個工作溫度範圍內,是滿載條件下還是在中等負載或空載條件下。⑼
ldo有多種壓差資料,應區分輕載、中等負載、滿載條件下的壓差最小值、典型值和最大值。滿載條件下壓差的最大值最具有實際意義
,設計時應以此為依據,確保低壓差線性穩壓器在最壞的情況下仍能正常工作。⑽使用
ldo時,需要裝合適的散熱器,以便將晶元內部產生的熱量及時散發出去,避免因散熱不良二導致管芯溫度超過最高結溫,使
ldo無
法正常工作,甚至損壞晶元。採用
to-220
等封裝的
ldo可選擇叉指式或筋片式成品散熱器;採用表面貼片式封裝的小型化
ldo,可利用單面印刷
電路板上的銅箔製成散熱器。⑾由
ldo構成
pc主機板電源時必須具有良好的瞬態響應,以利於推動高速變化的負載,確保輸出電壓保持穩定。
⑿利用低壓差線性穩壓器專用設計軟體(例如美國
micrel
半導體公司開發的免費設計軟體
ldo-it
),可實現
ldo的優化設計。
電源http://www.glsheng.net
LDO低壓差線性穩壓器
1.簡介 ldo是low dropout regulator,意為低壓差線性穩壓器,是相對於傳統的線性穩壓器來說的。傳統的線性穩壓器,如78xx系列的晶元都要求輸入電壓要比輸出電壓高出2v 3v以上,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如5v轉3.3v,輸入與輸出的壓差只...
低壓差線性穩壓器 LDO
ldo 目錄 ldo 是一種線性穩壓器。線性穩壓器使用在其線性區域內執行的電晶體或 fet,從應用的輸入電壓中減去超額的電壓,產生經過調節的輸出電壓。所謂壓降電壓,是指穩壓器將輸出電壓維持在其額定值上下 100mv 之內所需的輸入電壓與輸出電壓差額的最小值。正輸出電壓的ldo 低壓降 穩壓器通常使用...
低壓差線性穩壓器簡介
ldo即low dropout regulator,是一種低壓差線性穩壓器。這是相對於傳統的線性穩壓器 ap7331 wg 7 來說的。傳統的線性穩壓器,如78xx系列的晶元都要求輸入電壓要比輸出電壓至少高出2v 3v,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如5v轉3.3v...